Published September 18, 2017 | Version v1
Journal article Open

HLSTL (High Level Sintesis Template Library) Biblioteca para programación genérica sobre FPGA con HLS

Description

     La evolución de los flujos de diseño sobre FPGAs lleva hoy en dı́a a la utilización de técnicas y herramientas basadas en HLS (High Level Synthesis). A través de la elevación del nivel de abstracción de
las especificaciones del hardware mediante el uso de lenguajes de programación populares como ANSI C o C++, se consigue una reducción en tiempo y complejidad del ciclo de desarrollo en dispositivos de lógica reconfigurable.
     Sin embargo, la reutilización de código heredado, como base para los modelos de referencia, es aún un proceso manual que requiere de ciertos conocimientos de la arquitectura destino y habilidades que permitan aprovechar al máximo el potencial de las herramientas HLS. Con el objetivo de reducir esa brecha y facilitar la reutilización de código no escrito especı́ficamente para HLS, se plantea en este trabajo una biblioteca para HLS que permita trabajar de manera transpa-
rente con estructuras de datos complejas. Basándose en los principios de programación genérica, la interfaz de alto nivel abstrae al desarrollador de los detalles de implementación y optimizaciones de bajo nivel, permitiéndole centrarse en el desarrollo de la solución.

Notes

Este trabajo ha sido financiado por la Junta de Comunidades de Castilla-La Mancha (proyecto SAND, PEII-2014-046-P) y por el Ministerio de Economı́a y Competitividad del Gobierno de España bajo el proyecto REBECCA (TEC2014-58036-C4-1-R)

Files

JS2017_paper_80.pdf

Files (344.2 kB)

Name Size Download all
md5:b1d8fcafba5b28b66e961f5ad3fd2ace
344.2 kB Preview Download