Catalina Morales
catalina.morales@email.com | +57 310 456 7823 | Calle 85 No. 12-34, Bogotá, Colombia | https://www.linkedin.com/in/catalinamorales

RESUMEN PROFESIONAL

Ingeniera de Diseño con experiencia en diseño, layout y verificación de circuitos integrados analógicos/señal mixta. Trayectoria comprobada en el desarrollo de circuitos integrados complejos desde el concepto hasta el tape-out, con sólida competencia en Cadence Virtuoso, verificación física y metodologías de caracterización. Experiencia en colaboración con equipos multifuncionales para entregar soluciones semiconductoras de alto rendimiento.

EXPERIENCIA PROFESIONAL

Ingeniera de Diseño
NeoSilicon Technologies, Medellín, Colombia
Junio de 2022 – Presente

• Diseño e implementación de circuitos analógicos y de señal mixta para productos semiconductores avanzados utilizando Cadence Virtuoso, logrando 15% de mejora en eficiencia energética sobre diseños de generación anterior
• Realización de verificación física integral incluyendo verificaciones DRC y LVS, reduciendo iteraciones de tape-out en 30% mediante validación pre-silicio meticulosa
• Conducción de caracterización eléctrica y modelado de bloques de circuitos a través de esquinas de proceso y rangos de temperatura para asegurar rendimiento robusto
• Colaboración con ingenieros de layout para optimizar rendimiento de circuitos mientras se cumplen restricciones de área y potencia para producción de alto volumen
• Desarrollo de scripts en Python y Perl para automatizar flujos de trabajo de verificación de diseño, reduciendo tiempo de ciclo de verificación en 40%

Ingeniera de Diseño Junior
Circuitos Avanzados S.A., Bogotá, Colombia
Agosto de 2019 – Mayo de 2022

• Asistencia en el diseño y simulación de bloques de circuitos analógicos incluyendo amplificadores, referencias de voltaje y circuitos de polarización para ICs de señal mixta
• Ejecución de verificación de layout versus esquemático y verificación de reglas de diseño para múltiples tape-outs, asegurando cumplimiento con especificaciones de fundición
• Realización de simulaciones post-layout y extracción parasítica para validar rendimiento de circuitos e identificar problemas potenciales de diseño
• Utilización de LabVIEW para desarrollo de equipos de prueba automatizados y caracterización de prototipos de silicio
• Documentación de especificaciones de diseño, procedimientos de prueba y resultados de caracterización utilizando LaTeX para entregables internos y orientados al cliente

Practicante de Diseño
MicroElectrónica Colombiana, Cali, Colombia
Mayo de 2018 – Agosto de 2018

• Apoyo a ingenieros senior en captura esquemática y simulación de bloques de circuitos analógicos utilizando Cadence Virtuoso
• Conducción de revisión de literatura y análisis competitivo de técnicas de diseño de baja potencia para aplicaciones operadas por batería
• Asistencia en mediciones de laboratorio y análisis de datos para caracterización de prototipos utilizando osciloscopios y analizadores de espectro
• Creación de presentaciones técnicas e informes resumiendo compromisos de diseño y resultados de medición

EDUCACIÓN

Máster en Ciencias en Ingeniería Eléctrica
Universidad Nacional de Colombia, Bogotá, Colombia
Graduada: Mayo de 2019
Enfoque: Diseño de Circuitos Integrados Analógicos/Señal Mixta

Licenciatura en Ingeniería Eléctrica
Pontificia Universidad Javeriana, Bogotá, Colombia
Graduada: Mayo de 2017
Especialización secundaria: Electrónica

HABILIDADES TÉCNICAS

Herramientas de Diseño de IC: Cadence Virtuoso, verificación de reglas de diseño, verificación de layout versus esquemático, Verificación Física
Diseño de Circuitos: Diseño Analógico, Diseño de Señal Mixta, Caracterización, Modelado
Lenguajes de Programación: Python, Perl, C, C++, Verilog, MATLAB, PHP
Prueba y Medición: LabVIEW
Sistemas Operativos: Linux, Windows
Documentación: LaTeX, Microsoft Office
Otros: Comunicación, Electrónica, fundamentos de Ingeniería Eléctrica

CERTIFICACIONES

Certificación en Diseño de IC Personalizado Cadence – 2020

IDIOMAS

Inglés (Fluido)
Español (Nativo)